Please use this identifier to cite or link to this item:
https://cuir.car.chula.ac.th/handle/123456789/15304
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | Suchin Arunsawatwong | - |
dc.contributor.author | Van Quang Nguyen | - |
dc.contributor.other | Chulalongkorn University. Faculty of Engineering | - |
dc.date.accessioned | 2011-06-20T08:01:58Z | - |
dc.date.available | 2011-06-20T08:01:58Z | - |
dc.date.issued | 2008 | - |
dc.identifier.uri | http://cuir.car.chula.ac.th/handle/123456789/15304 | - |
dc.description | Thesis (M.Eng.)--Chulalongkorn University, 2008 | en |
dc.description.abstract | The class of retarded fractional delay differential systems (RFDDS) is very general and includes rational systems and retarded delay differential systems as special cases. In practice, a RFDDS can arise when the controlled plant is characterized by fractional delay differential equations and/or when the controller used is of fractional order. The primary objective of this thesis is to develop computational methods to make possible the design of RFDDSs by the method of inequalities (MoI). In the design by the MoI, design problems are usually formulated so that they are suitable for solution by numerical methods. Accordingly, the design procedure comprises two phases of computation. First, seek a stability point in design-parameter space. Second, search in the stability region for a design solution by starting at the stability point so obtained. In this thesis, for RFDDSs, a computational stability test and a method for computing the abscissa of stability of the characteristic function are devised. Moreover, fractional controllers are designed for SISO and MIMO plants by the MoI together with conventional step-response criteria, using the developed computational tools. The numerical results evidently show the effectiveness of the systematic design procedure as well as the usefulness of the tools. | en |
dc.description.abstractalternative | คลาสของระบบอนุพันธ์เศษส่วนที่มีการประวิงเวลาแบบหน่วงมีรูปแบบทั่วไปมากและรวมระบบตรรกยะและระบบพลวัตที่มีการประวิงเวลาแบบหน่วงเป็นกรณีพิเศษในทางปฏิบัติ ระบบอนุพันธ์เศษส่วนที่มีการประวิงเวลาแบบหน่วงเกิดขึ้นเมื่อลักษณะของกระบวนการที่ถูกควบคุมอธิบายได้ด้วยสมการอนุพันธ์เศษส่วนที่มีการประวิงเวลาแบบหน่วงและ/หรือตัวควบคุมที่ใช้มีอันดับเศษส่วน วัตถุประสงค์หลักของวิทยานิพนธ์ฉบับนี้คือการพัฒนาขั้นตอนวิธีเชิงคำนวณเพื่อทำให้สามารถออกแบบระบบอนุพันธ์เศษส่วนที่มีการประวิงเวลาแบบหน่วงด้วยวิธีอสมการได้ ในการออกแบบด้วยวิธีอสมการ โดยปกติกำหนดปัญหาออกแบบในรูปแบบที่เหมาะสมสำหรับการหาคำตอบด้วยวิธีเชิงตัวเลข ดังนั้นขั้นตอนการออกแบบดังกล่าวจึงประกอบด้วยการคำนวณสองขั้นตอน ในขั้นตอนแรกหาจุดเสถียรภาพในปริภูมิของพารามิเตอร์การออกแบบ ในขั้นที่สองค้นหาคำตอบการออกแบบในบริเวณเสถียรภาพโดยเริ่มต้นจากจุดเสถียรภาพที่หาได้ ในวิทยานิพนธ์ฉบับนี้ได้พัฒนาวิธีทดสอบเสถียรภาพเชิงเลขและวิธีสำหรับคำนวณพิกัดเชิงเสถียรภาพของฟังก์ชันลักษณะสมบัติสำหรับระบบอนุพันธ์เศษส่วนที่มีการประวิงเวลาแบบหน่วง นอกจากนั้นได้ออกแบบตัวควบคุมอันดับเศษส่วนสำหรับกระบวนการที่มีหนึ่งอินพุตหนึ่งเอาต์พุตและกระบวนการที่มีหลายอินพุตหลายเอาต์พุต ด้วยวิธีอสมการร่วมกับเกณฑ์การออกแบบของผลตอบสนองต่อสัญญาณขั้นบันไดโดยใช้ขั้นตอนวิธีที่พัฒนาขึ้น ผลการออกแบบแสดงให้เห็นอย่างชัดเจนถึงประสิทธิผลของขั้นตอนการออกแบบที่เป็นระบบและประโยชน์ของเครื่องมือเชิงคำนวณที่พัฒนาขึ้นในวิทยานิพนธ์ฉบับนี้ | en |
dc.format.extent | 1610366 bytes | - |
dc.format.mimetype | application/pdf | - |
dc.language.iso | en | es |
dc.publisher | Chulalongkorn University | en |
dc.relation.uri | http://doi.org/10.14457/CU.the.2008.1605 | - |
dc.rights | Chulalongkorn University | en |
dc.subject | Fractions | en |
dc.subject | Inequalities (Mathematics) | en |
dc.subject | Functional equations | en |
dc.subject | Differential equations | en |
dc.subject | Delay differential equations | en |
dc.title | Numerical design of retarded fractional delay differential systems by the method of inequalities | en |
dc.title.alternative | การออกแบบเชิงตัวเลขของระบบอนุพันธ์เศษส่วนที่มีการประวิงเวลาแบบหน่วงด้วยวิธีอสมการ | en |
dc.type | Thesis | es |
dc.degree.name | Master of Engineering | es |
dc.degree.level | Master's Degree | es |
dc.degree.discipline | Electrical Engineering | es |
dc.degree.grantor | Chulalongkorn University | en |
dc.email.advisor | No information provided | - |
dc.identifier.DOI | 10.14457/CU.the.2008.1605 | - |
Appears in Collections: | Eng - Theses |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
Van_Quang_ng.pdf | 1.57 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.