Please use this identifier to cite or link to this item:
https://cuir.car.chula.ac.th/handle/123456789/12152
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.advisor | อาทิตย์ ทองทักษ์ | - |
dc.contributor.author | วรรณรัช สันติอมรทัต | - |
dc.contributor.other | จุฬาลงกรณ์มหาวิทยาลัย. คณะวิศวกรรมศาสตร์ | - |
dc.date.accessioned | 2010-03-11T04:48:15Z | - |
dc.date.available | 2010-03-11T04:48:15Z | - |
dc.date.issued | 2542 | - |
dc.identifier.isbn | 9743337296 | - |
dc.identifier.uri | http://cuir.car.chula.ac.th/handle/123456789/12152 | - |
dc.description | วิทยานิพนธ์ (วศ.ม.)--จุฬาลงกรณ์มหาวิทยาลัย, 2542 | en |
dc.description.abstract | งานวิจัยนี้เป็นการออกแบบไมโครโพรเซสเซอร์ 32 บิต โดยใช้ภาษาในการออกแบบวงจรดิจิตอล HDL (Hardware Description Languages) อ้างอิงการทำงานตาม ARM7 ส่วน user mode ซึ่งให้สามารถสังเคราะห์เป็นวงจรได้ ในที่นี้ทำการออกแบบด้วยภาษา VHDL และเพื่อเป็นการตรวจสอบและยืนยันการทำงานให้ตรงกันรูปแบบที่กำหนดไว้ (Specification) จึงได้นำการทวนสอบมาประยุกต์ใช้ในงานวิจัยนี้สามารถแบ่งการทวนสอบออกได้เป็น 2 ส่วนคือ การทวนสอบโดยการใช้วิธีการจำลองการทำงาน (Simulation-based verification) ในระดับของเกต (Gate-level) และการใช้การทวนสอบอย่างมีแบบแผน (Formal Verification) เพื่อยืนยันความถูกต้องในระดับชิ้นส่วนย่อย (Component) ที่เป็นส่วนประกอบของโครงสร้างในไมโครโพรเซสเซอร์ ARM7 | en |
dc.description.abstractalternative | This research presents a design of microprocessor 32 bit using hardware description languages (HDL) compatible with ARM7 (user mode). That unit also can synthesize to be gate netlist. The microprocessor was designed using VHDL. This research presents methodology for microprocessor verification that conformed with specification. Functional verification can be accomplished through two basec approaches: simulation-based in gate-level and formal verification in component level. | en |
dc.format.extent | 780719 bytes | - |
dc.format.extent | 772087 bytes | - |
dc.format.extent | 908548 bytes | - |
dc.format.extent | 923731 bytes | - |
dc.format.extent | 808806 bytes | - |
dc.format.extent | 769373 bytes | - |
dc.format.extent | 1238729 bytes | - |
dc.format.extent | 720539 bytes | - |
dc.format.extent | 1121933 bytes | - |
dc.format.mimetype | application/pdf | - |
dc.format.mimetype | application/pdf | - |
dc.format.mimetype | application/pdf | - |
dc.format.mimetype | application/pdf | - |
dc.format.mimetype | application/pdf | - |
dc.format.mimetype | application/pdf | - |
dc.format.mimetype | application/pdf | - |
dc.format.mimetype | application/pdf | - |
dc.format.mimetype | application/pdf | - |
dc.language.iso | th | es |
dc.publisher | จุฬาลงกรณ์มหาวิทยาลัย | en |
dc.rights | จุฬาลงกรณ์มหาวิทยาลัย | en |
dc.subject | ไมโครโปรเซสเซอร์ | en |
dc.subject | ดิจิตอลอิเล็กทรอนิกส์ | en |
dc.subject | วีเอชดีแอล (ภาษาคอมพิวเตอร์) | en |
dc.title | การออกแบบและทวนสอบไมโครโพรเซสเซอร์ 32 บิต อาร์ม 7 | en |
dc.title.alternative | Design and verification of the 32 bit microprocessor ARM7 | en |
dc.type | Thesis | es |
dc.degree.name | วิศวกรรมศาสตรมหาบัณฑิต | es |
dc.degree.level | ปริญญาโท | es |
dc.degree.discipline | วิศวกรรมคอมพิวเตอร์ | es |
dc.degree.grantor | จุฬาลงกรณ์มหาวิทยาลัย | en |
dc.email.advisor | arthit@cp.eng.chula.ac.th, Arthit.T@Chula.ac.th | - |
Appears in Collections: | Eng - Theses |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
Wannarat_Su_front.pdf | 762.42 kB | Adobe PDF | View/Open | |
Wannarat_Su_ch1.pdf | 753.99 kB | Adobe PDF | View/Open | |
Wannarat_Su_ch2.pdf | 887.25 kB | Adobe PDF | View/Open | |
Wannarat_Su_ch3.pdf | 902.08 kB | Adobe PDF | View/Open | |
Wannarat_Su_ch4.pdf | 789.85 kB | Adobe PDF | View/Open | |
Wannarat_Su_ch5.pdf | 751.34 kB | Adobe PDF | View/Open | |
Wannarat_Su_ch6.pdf | 1.21 MB | Adobe PDF | View/Open | |
Wannarat_Su_ch7.pdf | 703.65 kB | Adobe PDF | View/Open | |
Wannarat_Su_back.pdf | 1.1 MB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.